瑞萨电子推出第一代32位RISC-VCPU内核证券时报e公司讯,瑞萨11月30日,电推代位瑞萨电子(Renesas)宣布成功设计、出第
测试并推出基于开放标准RISC-V指令集架构(ISA)的内核32位CPU内核,CoreMark/MHz性能达到了惊人的瑞萨3.27,可提高性能的电推代位扩展,同时减少代码量,出第将面向物联网、内核消费电子、瑞萨
医疗保健和工业系统打造了一个开放、电推代位灵活的出第平台。瑞萨电子计划于2024年一季度推出首款基于RISC-V的内核MCU及相关开发工具,届时将公布全新MCU产品的瑞萨详细信息。电推代位电推代位
(责任编辑:探索)